- Membuktikan
kebenaran dari teori De Morgan I
- Membuktikan
kebenaran dari teori De Morgan II
- Mempelajari
sifat-sifat dan cara kerja suatu rangkaian
Exclusive-OR gate yang dibentuk dari AND, OR, dan NOT gate
- Mempelajari
sifat-sifat dan cara kerja suatu rangkaian
Exclusive-OR gate yang dibentuk dari NOR, dan NOT gate
- Mempelajari
sifat-sifat dan cara kerja suatu rangkaian
Exclusive-OR gate yang dibentuk dari NAND, dan NOT gate
- Suatu
rangkaian NAND gate adalah ekuivalen dengan rangkaian OR gate yang
menggunakan NOT gate pada setiap inputnya ( De Morgan I ).
![]() |
- Suatu
rangkaian NOR gate adalah ekuivalen dengan rangkaian AND yang menggunakan
NOT gate pada setiap inputnya ( De Morgan II).



|
|
||||||
|
|||||||
|
|||||||


- Power
supply
- IC 7408
(AND gate)
- IC 7432
(OR gate)
- IC 7402
(NOR gate)
- IC 7400
(NAND gate)
INPUT
|
OUTPUT
|
||||||
A
|
B
|
C
|
D
|
Y1
|
Y2
|
Y3
|
Y4
|
0
|
0
|
0
|
0
|
0
|
0
|
0
|
0
|
0
|
0
|
0
|
1
|
1
|
1
|
0
|
0
|
0
|
0
|
1
|
0
|
1
|
1
|
0
|
0
|
0
|
0
|
1
|
1
|
1
|
1
|
1
|
1
|
0
|
1
|
0
|
0
|
1
|
1
|
0
|
0
|
0
|
1
|
0
|
1
|
1
|
1
|
0
|
0
|
0
|
1
|
1
|
0
|
1
|
1
|
0
|
0
|
0
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
0
|
0
|
0
|
1
|
1
|
0
|
0
|
1
|
0
|
0
|
1
|
1
|
1
|
0
|
0
|
1
|
0
|
1
|
0
|
1
|
1
|
0
|
0
|
1
|
0
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
0
|
0
|
1
|
1
|
1
|
1
|
1
|
1
|
0
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
0
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
1
|
- Y1 =
Output percobaan gambar 1a
- Y2 =
Output percobaan gambar 1b
- Y3 =
Output percobaan gambar 2a
- Y4 =
Output percobaan gambar 2b





![]() |
|||||
![]() |
![]() |





![]() |

- Mempelajari
sifat-sifat dan cara kerja suatu rangkaian
Exclusive-OR gate yang dibentuk dari AND, OR, dan NOT gate
- Mempelajari
sifat-sifat dan cara kerja suatu rangkaian
Exclusive-OR gate yang dibentuk dari NOR, dan NOT gate
- Mempelajari
sifat-sifat dan cara kerja suatu rangkaian
Exclusive-OR gate yang dibentuk dari NAND, dan NOT gate



INPUT
|
OUTPUT
|
|||
A
|
B
|
Y1
|
Y2
|
Y3
|
0
|
0
|
0
|
0
|
0
|
0
|
1
|
1
|
1
|
1
|
1
|
0
|
1
|
1
|
1
|
1
|
1
|
0
|
0
|
0
|
- Y1 =
Output percobaan gambar 3, Rangkaian EXOR yang dibentuk dari AND, OR, dan
NOT.
- Y2 =
Output percobaan gambar 4, Rangkaian EXOR yang dibentuk dari NOR, dan NOT.
- Y3 =
Output percobaan gambar 5, Rangkaian EXOR yang dibentuk dari NAND dan NOT.





![]() |
|||||||||
![]() |
|||||||||
![]() |
![]() |
||||||||
![]() |
![]() |


![]() |
|||||
![]() |
![]() |






![]() |
![]() |